本發(fā)明涉及計算機(jī),尤其涉及一種內(nèi)核執(zhí)行方法、裝置、電子設(shè)備和存儲介質(zhì)。
背景技術(shù):
1、數(shù)據(jù)流(stream)作為按照順序執(zhí)行的命令序列,常用于管理內(nèi)核(kernel)的并發(fā)操作。
2、目前,位于同一數(shù)據(jù)流中的多個內(nèi)核之間通常存在依賴(dependency)關(guān)系,具體體現(xiàn)為后一個內(nèi)核依賴于前一個內(nèi)核執(zhí)行產(chǎn)生的數(shù)據(jù),因此多個內(nèi)核需要按照順序逐個執(zhí)行,即,需要前一個內(nèi)核執(zhí)行完畢之后,后一個內(nèi)核才會啟動(launch),由此導(dǎo)致多個內(nèi)核的整體執(zhí)行時間較長,整體執(zhí)行效率較低。
技術(shù)實現(xiàn)思路
1、本發(fā)明提供一種內(nèi)核執(zhí)行方法、裝置、電子設(shè)備和存儲介質(zhì),用以解決相關(guān)技術(shù)中多個內(nèi)核順序執(zhí)行的整體效率低下的缺陷。
2、本發(fā)明提供一種內(nèi)核執(zhí)行方法,包括:
3、啟動并執(zhí)行第一內(nèi)核,以及在啟動并執(zhí)行所述第一內(nèi)核的過程中,啟動并掛起第二內(nèi)核,所述第一內(nèi)核是在第一原始內(nèi)核的結(jié)尾處增加第一觸發(fā)信號的內(nèi)核,所述第一原始內(nèi)核中不包含所述第一觸發(fā)信號;
4、在所述第一內(nèi)核執(zhí)行結(jié)束時,基于所述第一觸發(fā)信號觸發(fā)所述第二內(nèi)核執(zhí)行。
5、根據(jù)本發(fā)明提供的一種內(nèi)核執(zhí)行方法,還包括:
6、在執(zhí)行所述第二內(nèi)核的過程中,啟動并掛起第三內(nèi)核,所述第二內(nèi)核是在第二原始內(nèi)核的結(jié)尾處增加第二觸發(fā)信號的內(nèi)核,所述第二原始內(nèi)核中不包含所述第二觸發(fā)信號;
7、在所述第二內(nèi)核執(zhí)行結(jié)束時,基于所述第二觸發(fā)信號觸發(fā)所述第三內(nèi)核執(zhí)行。
8、根據(jù)本發(fā)明提供的一種內(nèi)核執(zhí)行方法,所述第二內(nèi)核包括第一部分和第二部分,所述第一部分和第二部分基于所述第二內(nèi)核中的等待指令拆分得到;
9、所述啟動并掛起第二內(nèi)核,包括:
10、啟動所述第二內(nèi)核,并執(zhí)行所述第二內(nèi)核的第一部分;
11、在所述第一部分執(zhí)行完成后,掛起所述第二內(nèi)核;
12、所述基于所述第一觸發(fā)信號觸發(fā)所述第二內(nèi)核執(zhí)行,包括:
13、基于所述第一觸發(fā)信號觸發(fā)所述第二部分執(zhí)行。
14、根據(jù)本發(fā)明提供的一種內(nèi)核執(zhí)行方法,所述第二內(nèi)核是在第二原始內(nèi)核的開頭處增加等待指令的內(nèi)核,所述第二原始內(nèi)核中不包含所述等待指令。
15、根據(jù)本發(fā)明提供的一種內(nèi)核執(zhí)行方法,所述第一部分與所述第一內(nèi)核執(zhí)行所產(chǎn)生的數(shù)據(jù)無關(guān)。
16、根據(jù)本發(fā)明提供的一種內(nèi)核執(zhí)行方法,同時啟動的內(nèi)核的數(shù)量小于等于兩個。
17、本發(fā)明還提供一種內(nèi)核執(zhí)行裝置,包括:
18、第一執(zhí)行單元,用于啟動并執(zhí)行第一內(nèi)核,以及在啟動并執(zhí)行所述第一內(nèi)核的過程中,啟動并掛起第二內(nèi)核,所述第一內(nèi)核是在第一原始內(nèi)核的結(jié)尾處增加第一觸發(fā)信號的內(nèi)核,所述第一原始內(nèi)核中不包含所述第一觸發(fā)信號;
19、第二執(zhí)行單元,用于在所述第一內(nèi)核執(zhí)行結(jié)束時,基于所述第一觸發(fā)信號觸發(fā)所述第二內(nèi)核執(zhí)行。
20、本發(fā)明還提供一種電子設(shè)備,包括存儲器、處理器及存儲在存儲器上并可在處理器上運(yùn)行的計算機(jī)程序,所述處理器執(zhí)行所述程序時實現(xiàn)如上述任一種所述內(nèi)核執(zhí)行方法。
21、本發(fā)明還提供一種非暫態(tài)計算機(jī)可讀存儲介質(zhì),其上存儲有計算機(jī)程序,該計算機(jī)程序被處理器執(zhí)行時實現(xiàn)如上述任一種所述內(nèi)核執(zhí)行方法。
22、本發(fā)明還提供一種計算機(jī)程序產(chǎn)品,包括計算機(jī)程序,所述計算機(jī)程序被處理器執(zhí)行時實現(xiàn)如上述任一種所述內(nèi)核執(zhí)行方法。
23、本發(fā)明提供的內(nèi)核執(zhí)行方法、裝置、電子設(shè)備和存儲介質(zhì),僅需在第一原始內(nèi)核的結(jié)尾處增加第一觸發(fā)信號,并在第一內(nèi)核啟動和執(zhí)行過程中啟動并掛起第二內(nèi)核,即可在第一內(nèi)核執(zhí)行結(jié)束時通過第一觸發(fā)信號觸發(fā)第二內(nèi)核執(zhí)行,由此可以在未知第一內(nèi)核和第二內(nèi)核之間是否存在依賴關(guān)系的前提下,有效消除第一內(nèi)核和第二內(nèi)核之間的時間間隔,提升內(nèi)核執(zhí)行的整體效率,并且在此過程中無需用戶手動修改內(nèi)核的內(nèi)部代碼,降低了高效率的內(nèi)核執(zhí)行的技術(shù)門檻,擴(kuò)大了高效率的內(nèi)核執(zhí)行的應(yīng)用范疇。
1.一種內(nèi)核執(zhí)行方法,其特征在于,包括:
2.根據(jù)權(quán)利要求1所述的內(nèi)核執(zhí)行方法,其特征在于,還包括:
3.根據(jù)權(quán)利要求1所述的內(nèi)核執(zhí)行方法,其特征在于,所述第二內(nèi)核包括第一部分和第二部分,所述第一部分和第二部分基于所述第二內(nèi)核中的等待指令拆分得到;
4.根據(jù)權(quán)利要求3所述的內(nèi)核執(zhí)行方法,其特征在于,所述第二內(nèi)核是在第二原始內(nèi)核的開頭處增加等待指令的內(nèi)核,所述第二原始內(nèi)核中不包含所述等待指令。
5.根據(jù)權(quán)利要求3所述的內(nèi)核執(zhí)行方法,其特征在于,所述第一部分與所述第一內(nèi)核執(zhí)行所產(chǎn)生的數(shù)據(jù)無關(guān)。
6.根據(jù)權(quán)利要求1至5中任一項所述的內(nèi)核執(zhí)行方法,其特征在于,同時啟動的內(nèi)核的數(shù)量小于等于兩個。
7.一種內(nèi)核執(zhí)行裝置,其特征在于,包括:
8.一種電子設(shè)備,包括存儲器、處理器及存儲在所述存儲器上并可在所述處理器上運(yùn)行的計算機(jī)程序,其特征在于,所述處理器執(zhí)行所述程序時實現(xiàn)如權(quán)利要求1至6任一項所述內(nèi)核執(zhí)行方法。
9.一種非暫態(tài)計算機(jī)可讀存儲介質(zhì),其上存儲有計算機(jī)程序,其特征在于,所述計算機(jī)程序被處理器執(zhí)行時實現(xiàn)如權(quán)利要求1至6任一項所述內(nèi)核執(zhí)行方法。
10.一種計算機(jī)程序產(chǎn)品,包括計算機(jī)程序,其特征在于,所述計算機(jī)程序被處理器執(zhí)行時實現(xiàn)如權(quán)利要求1至6任一項所述內(nèi)核執(zhí)行方法。