本發(fā)明涉及計算機,尤其涉及一種芯片算法模塊的驗證方法、裝置、電子設(shè)備及存儲介質(zhì)。
背景技術(shù):
1、隨著芯片技術(shù)的不斷發(fā)展,芯片設(shè)計的復(fù)雜程度也不斷提高,使得芯片驗證的復(fù)雜度大大增加,驗證占整個芯片開發(fā)流程時間的比重大。尤其是算法類的芯片內(nèi)部包含了多個復(fù)雜的算法模塊,使得芯片的設(shè)計驗證相當(dāng)復(fù)雜。
2、現(xiàn)階段,主要通過uvm(universal?verification?methodology,通用驗證方法學(xué))驗證平臺來對對芯片中的各算法模塊進行驗證,但其不能靈活地實現(xiàn)不同類型算法模塊的驗證,組件之間的參數(shù)傳遞和工作流程調(diào)度使得驗證平臺的復(fù)雜度較高,開發(fā)驗證環(huán)境的效率較低。
3、如何在提升芯片算法模塊驗證效率的同時,減少芯片算法模塊驗證的復(fù)雜度,縮短開發(fā)周期是業(yè)內(nèi)研究的重點問題。
技術(shù)實現(xiàn)思路
1、本發(fā)明提供了一種芯片算法模塊的驗證方法、裝置、電子設(shè)備及存儲介質(zhì),以在提升芯片算法模塊驗證效率的同時,減少芯片算法模塊驗證的復(fù)雜度,縮短開發(fā)周期。
2、根據(jù)本發(fā)明的一方面,提供了一種芯片算法模塊的驗證方法,該方法包括:
3、接收待驗證芯片的目標(biāo)算法模塊的驗證請求,并確定所述目標(biāo)算法模塊的接口類型;所述接口類型包括先進先出(first?in?first?out,fifo)接口類型和/或直接存儲器訪問(direct?memory?access,dma)接口類型;
4、根據(jù)所述接口類型在預(yù)先搭建好的目標(biāo)測試系統(tǒng)中確定與所述目標(biāo)算法模塊匹配的驗證方案;
5、基于所述驗證方案對所述目標(biāo)算法模塊進行驗證。
6、根據(jù)本發(fā)明的另一方面,提供了一種芯片算法模塊的驗證裝置,該裝置包括:
7、接口類型確定模塊,用于接收待驗證芯片的目標(biāo)算法模塊的驗證請求,并確定所述目標(biāo)算法模塊的接口類型;所述接口類型包括fifo接口類型和/或直dma接口類型;
8、驗證方案確定模塊,用于根據(jù)所述接口類型在預(yù)先搭建好的目標(biāo)測試系統(tǒng)中確定與所述目標(biāo)算法模塊匹配的驗證方案;
9、驗證模塊,用于基于所述驗證方案對所述目標(biāo)算法模塊進行驗證。
10、根據(jù)本發(fā)明的另一方面,提供了一種電子設(shè)備,所述電子設(shè)備包括:
11、至少一個處理器;以及
12、與所述至少一個處理器通信連接的存儲器;其中,
13、所述存儲器存儲有可被所述至少一個處理器執(zhí)行的計算機程序,所述計算機程序被所述至少一個處理器執(zhí)行,以使所述至少一個處理器能夠執(zhí)行本發(fā)明任一實施例所述的芯片算法模塊的驗證方法。
14、根據(jù)本發(fā)明的另一方面,提供了一種計算機可讀存儲介質(zhì),所述計算機可讀存儲介質(zhì)存儲有計算機指令,所述計算機指令用于使處理器執(zhí)行時實現(xiàn)本發(fā)明任一實施例所述的芯片算法模塊的驗證方法。
15、根據(jù)本發(fā)明的另一方面,提供了一種計算機程序產(chǎn)品,包括計算機程序,所述計算機程序在被處理器執(zhí)行時實現(xiàn)本發(fā)明任一實施例所述的芯片算法模塊的驗證方法。
16、本發(fā)明實施例的技術(shù)方案,通過接收待驗證芯片的目標(biāo)算法模塊的驗證請求,并確定所述目標(biāo)算法模塊的接口類型;所述接口類型包括fifo接口類型和/或dma接口類型;根據(jù)所述接口類型在預(yù)先搭建好的目標(biāo)測試系統(tǒng)中確定與所述目標(biāo)算法模塊匹配的驗證方案;基于所述驗證方案對所述目標(biāo)算法模塊進行驗證,解決了通過uvm驗證平臺對對芯片中算法模塊進行驗證,驗證復(fù)雜且效率低的問題,可以在提升芯片算法模塊驗證效率的同時,減少芯片算法模塊驗證的復(fù)雜度,縮短開發(fā)周期。
17、應(yīng)當(dāng)理解,本部分所描述的內(nèi)容并非旨在標(biāo)識本發(fā)明的實施例的關(guān)鍵或重要特征,也不用于限制本發(fā)明的范圍。本發(fā)明的其它特征將通過以下的說明書而變得容易理解。
1.一種芯片算法模塊的驗證方法,其特征在于,包括:
2.根據(jù)權(quán)利要求1所述的芯片算法模塊的驗證方法,其特征在于,所述目標(biāo)測試系統(tǒng)包括:環(huán)境層,所述環(huán)境層包含配置模塊、第一接口驗證模塊以及第二接口驗證模塊;
3.根據(jù)權(quán)利要求2所述的芯片算法模塊的驗證方法,其特征在于,所述第一接口驗證模塊包括:輸入代理、輸出代理、參考模型以及比較器;所述輸入代理通過fifo接口分別與目標(biāo)算法模塊以及所述參考模型通信連接;所述輸出代理通過fifo接口分別與目標(biāo)算法模塊以及所述比較器通信連接;所述參考模型以及所述比較器通過fifo接口通信連接;
4.根據(jù)權(quán)利要求2所述的芯片算法模塊的驗證方法,其特征在于,所述第二接口驗證模塊包括:隨機輸入產(chǎn)生模塊、傳遞模塊、參考模型以及比較器;所述隨機輸入產(chǎn)生模塊通過dma接口分別與目標(biāo)算法模塊以及所述參考模型通信連接;所述傳遞模塊通過dma接口分別與目標(biāo)算法模塊以及所述比較器通信連接;所述參考模型以及所述比較器通過dma接口通信連接;
5.根據(jù)權(quán)利要求1所述的芯片算法模塊的驗證方法,其特征在于,所述接收待驗證芯片的目標(biāo)算法模塊的驗證請求,確定所述目標(biāo)算法模塊的接口類型,包括:
6.根據(jù)權(quán)利要求1所述的芯片算法模塊的驗證方法,其特征在于,所述目標(biāo)測試系統(tǒng)包括:測試用例層;所述測試用例層包含向量產(chǎn)生器;
7.根據(jù)權(quán)利要求1所述的芯片算法模塊的驗證方法,其特征在于,所述方法還包括:
8.一種芯片算法模塊的驗證裝置,其特征在于,包括:
9.一種電子設(shè)備,其特征在于,所述電子設(shè)備包括:
10.一種計算機可讀存儲介質(zhì),其特征在于,所述計算機可讀存儲介質(zhì)存儲有計算機指令,所述計算機指令用于使處理器執(zhí)行時實現(xiàn)權(quán)利要求1-7中任一項所述的芯片算法模塊的驗證方法。