一種簡易的數(shù)據(jù)傳輸電路的制作方法
【技術領域】
[0001]本實用新型涉及一種電路,尤其涉及一種簡易的數(shù)據(jù)傳輸電路。
技術背景
[0002]現(xiàn)在許多第一通訊器件(主控器件)與第二通訊器件之間的通訊都用到I2C總線,I2C總線是由數(shù)據(jù)線SDA和時鐘信號線SCL構成的串行總線,可發(fā)送和接收數(shù)據(jù),在CPU與被控IC之間、IC與IC之間進行雙向傳送。當?shù)谝煌ㄓ嵠骷c第二通訊器件使用不同電源電壓(VCC_A和VCC_B)時,一般通過采用高速隔離光耦來聯(lián)系它們之間的通訊,如圖1所示,圖1為現(xiàn)有技術的一種數(shù)據(jù)傳輸電路原理圖,該電路包括第一通訊器件1、第二通訊器件2、I2C總線、電源模塊5、隔離傳輸模塊6,第一通訊器件I和第二通訊器件2通過I2C總線進行通訊,第一通訊器件I和第二通訊器件2使用不同電源電壓(VCC_A和VCC_B),通過隔離傳輸模塊6采用高速隔離光耦ADUM1250芯片來聯(lián)系它們之間的通訊。但高速隔離光耦價格昂貴且體積大,難以滿足生產(chǎn)中低成本體積小的需求。
【實用新型內(nèi)容】
[0003]本實用新型的目的在于克服上述現(xiàn)有技術的不足,提供一種簡易的數(shù)據(jù)傳輸電路,利用簡單電路,替代高速隔離光耦應用,節(jié)約資源,縮小體積。
[0004]本實用新型的技術方案如下:一種簡易的數(shù)據(jù)傳輸電路,其特征在于,包括第一通訊器件、第二通訊器件、通訊線路、分壓模塊、MOS管雙向數(shù)據(jù)傳輸模塊、電源模塊;所述通訊線路包括時鐘信號線SCL、數(shù)據(jù)線SDA,電源模塊包括第一電源VCC_A、第二電源VCC_B ;
[0005]所述時鐘信號線SCL的一端SCL_A與第一通訊器件連接,另一端SCL_B與第二通訊器件連接,所述分壓模塊接在時鐘信號線SCL的SCL_A端和SCL_B端之間;所述數(shù)據(jù)線SDA的一端SDA_A與第一通訊器件連接,另一端SDA_B與第二通訊器件連接,所述MOS管雙向數(shù)據(jù)傳輸模塊接在數(shù)據(jù)線SDA的SDA_A端和SDA_B端之間;所述第一通訊器件與第一電源VCC_A連接,所述的第二通訊器件與第二電源VCC_B連接。
[0006]進一步地,所述分壓模塊包括電阻R1、電阻R2 ;所述電阻Rl的一端與時鐘信號線SCL的SCL_A端連接到第一通訊器件,所述電阻Rl的另一端與所述電阻R2的一端連接,所述電阻R2的另一端接地,所述電阻R1、電阻R2的連接端與時鐘信號線SCL的SCL_B端連接到第二通訊器件。
[0007]進一步地,所述MOS管雙向數(shù)據(jù)傳輸模塊包括NMOS管Ql,電阻R3,電阻R4,電阻R5 ;
[0008]所述NMOS管Ql的柵極通過通過電阻R3與第二電源VCC_B連接,所述NMOS管Ql的源極通過電阻R4與第二電源VCC_B連接,所述NMOS管Ql的源極還與數(shù)據(jù)線SDA的SDA_B端連接到第二通訊器件,所述NMOS管Ql的漏極通過電阻R5與第一電源VCC_A連接,所述NMOS管Ql的漏極還與數(shù)據(jù)線SDA的SDA_A端連接到第一通訊器件。
[0009]本實用新型的有益效果是:提供了一種簡易的數(shù)據(jù)傳輸電路,采用分壓模塊和 MOS管雙向數(shù)據(jù)傳輸模塊代替高速隔離光耦應用,節(jié)約資源,縮小體積。
【附圖說明】
[0010]圖1為現(xiàn)有技術的一種數(shù)據(jù)傳輸電路原理圖;
[0011]圖2為本實用新型一種簡易的數(shù)據(jù)傳輸電路框圖;
[0012]圖3為本實用新型實施例一種簡易的數(shù)據(jù)傳輸電路原理圖。
【具體實施方式】
[0013]為了使本實用新型的目的、技術方案及優(yōu)點更加清楚明白,以下結合附圖及實施例,對本實用新型進一步詳細說明。應當理解,此處所描述的具體實施例僅僅用于解釋本實用新型,并不用于限定本實用新型。
[0014]參考圖2,圖2為本實用新型一種簡易的數(shù)據(jù)傳輸電路框圖,該電路包括第一通訊器件1、第二通訊器件2、通訊線路、分壓模塊3、MOS管雙向數(shù)據(jù)傳輸模塊4、電源模塊5。一般第一通訊器件I為主控器件、第二通訊器件2為主控器件的外圍智能芯片,主控器件和外圍智能芯片采用不同電壓的電源供電,分壓模塊3和MOS管雙向數(shù)據(jù)傳輸模塊4連接于二者之間,實現(xiàn)二者通訊。
[0015]本實施例中,主控器件和外圍智能芯片之間通訊線路采用I2C總線形式。I2C總線由時鐘信號線SCL、數(shù)據(jù)線SDA組成,主控器件I采用5V電源VCC_A供電、外圍智能芯片采用3.3V電源VCC_B供電。時鐘信號線SCL的一端SCL_A與主控器件I連接,另一端SCL_B與外圍智能芯片2連接;分壓模塊3連接在時鐘信號線SCL的SCL_A端和SCL_B端之間;數(shù)據(jù)線SDA的一端SDA_A與主控器件I連接,另一端SDA_B與外圍智能芯片2連接,MOS管雙向數(shù)據(jù)傳輸模塊4接在數(shù)據(jù)線SDA的SDA_A端和SDA_B端之間。
[0016]參考圖3所示,圖3為本實用新型實施例一種簡易的數(shù)據(jù)傳輸電路原理圖。其中,分壓模塊2由電阻R1、電阻R2串聯(lián)構成;所述電阻Rl的一端與時鐘信號線SCL的連接到主控器件1,所述電阻Rl的另一端與所述電阻R2的一端連接,所述電阻R2的另一端接地,所述電阻R1、電阻R2的連接端與時鐘信號線SCL的SCL_B端連接到外圍智能芯片
2。時鐘線SCL經(jīng)5V的第一電源VCC_A供電芯片端口輸出,經(jīng)分壓后得到VCC_B即幅值為
3.3V的時鐘信號連接到外圍智能芯片,這樣時鐘信號的高低電平完全對應。
[0017]所述MOS管雙向數(shù)據(jù)傳輸模塊4包括NMOS管Q1,電阻R3,電阻R4,電阻R5 ;所述NMOS管Ql的柵極通過通過電阻R3與第二電源VCC_B連接,所述NMOS管Ql的源極通過電阻R4與第二電源VCC_B連接,所述NMOS管Ql的源極還與數(shù)據(jù)線SDA的SDA_B端連接到外圍智能芯片2,所述NMOS管Ql的漏極通過電阻R5與第一電源VCC_A連接,所述NMOS管Ql的漏極還與數(shù)據(jù)線SDA的SDA_A端連接到主控器件I。
[0018]現(xiàn)在的MOS管大多數(shù)具有內(nèi)置二極管,本實用新型中可選用溝道電阻小,開關響應時間快的NMOS管。當SDA_B端低電平時,MOS管導通,SDA_A端也連接到低電平;當SDA_B端高電平時,MOS管不導通,SDA_B端因上拉電阻R5存在也保持高電平,實現(xiàn)了 SDA_B端到SDA_A端的電平傳輸。當SDA_A端低電平時,因MOS管內(nèi)部二極管的存在,SDA_B端電壓會拉低致使MOS管導通,從而讓SDA_B端連接到低電平;當SDA_A端高電平時,內(nèi)部二極管也不能拉低SDA2端電壓,MOS管不導通,SDA_B端因上拉電阻存在也保持高電平,實現(xiàn)了 SDA_A端到SDA_B端的電平傳輸。
[0019]因此,分壓模塊和MOS管雙向數(shù)據(jù)傳輸模塊可代替高速隔離光耦應用,節(jié)約資源,縮小體積。
[0020]顯然,本實用新型的上述實施例僅僅是為清楚地說明本實用新型所作的舉例,而并非是對本實用新型的實施方式的限定。對于所屬領域的普通技術人員來說,在上述說明的基礎上還可以做出其它不同形式的變化或變動。這里無需也無法對所有的實施方式予以窮舉。凡在本實用新型的精神和原則之內(nèi)所作的任何修改、等同替換和改進等,均應包含在本實用新型權利要求的保護范圍之內(nèi)。
【主權項】
1.一種簡易的數(shù)據(jù)傳輸電路,其特征在于,包括第一通訊器件、第二通訊器件、通訊線路、分壓模塊、MOS管雙向數(shù)據(jù)傳輸模塊、電源模塊;所述通訊線路包括時鐘信號線SCL、數(shù)據(jù)線SDA,電源模塊包括第一電源VCC_A、第二電源VCC_B ; 所述時鐘信號線SCL的一端SCL_A與第一通訊器件連接,另一端SCL_B與第二通訊器件連接,所述分壓模塊接在時鐘信號線SCL的SCL_A端和SCL_B端之間;所述數(shù)據(jù)線SDA的一端SDA_A與第一通訊器件連接,另一端SDA_B與第二通訊器件連接,所述MOS管雙向數(shù)據(jù)傳輸模塊接在數(shù)據(jù)線SDA的SDA_A端和SDA_B端之間;所述第一通訊器件與第一電源VCC_A連接,所述第二通訊器件與第二電源VCC_B連接。
2.根據(jù)權利要求1所述的一種簡易的數(shù)據(jù)傳輸電路,其特征在于,所述分壓模塊包括電阻R1、電阻R2 ; 所述電阻Rl的一端與時鐘信號線SCL的30^_八端連接到第一通訊器件,所述電阻Rl的另一端與所述電阻R2的一端連接,所述電阻R2的另一端接地,所述電阻R1、電阻R2的連接端與時鐘信號線SCL的SCL_B端連接到第二通訊器件。
3.根據(jù)權利要求1所述的一種簡易的數(shù)據(jù)傳輸電路,其特征在于,所述MOS管雙向數(shù)據(jù)傳輸模塊包括NMOS管Q1,電阻R3,電阻R4,電阻R5 ; 所述NMOS管Ql的柵極通過通過電阻R3與第二電源VCC_B連接,所述NMOS管Ql的源極通過電阻R4與第二電源VCC_B連接,所述NMOS管Ql的源極還與數(shù)據(jù)線SDA的SDA_B端連接到第二通訊器件,所述NMOS管Ql的漏極通過電阻R5與第一電源VCC_A連接,所述NMOS管Ql的漏極還與數(shù)據(jù)線SDA的SDA_A端連接到第一通訊器件。
【專利摘要】本實用新型提供了一種簡易的數(shù)據(jù)傳輸電路,包括第一通訊器件、第二通訊器件、通訊線路、分壓模塊、MOS管雙向數(shù)據(jù)傳輸模塊、電源模塊。所述通訊線路包括時鐘信號線 SCL、數(shù)據(jù)線SDA,電源模塊包括第一電源VCC_A、第二電源 VCC_B。所述時鐘信號線SCL的一端SCL_A與第一通訊器件連接,另一端SCL_B與第二通訊器件連接,所述分壓模塊接在時鐘信號線SCL的SCL_A端和SCL_B端之間,所述數(shù)據(jù)線 SDA 的一端SDA_A與第一通訊器件連接,另一端SDA_B與第二通訊器件連接,所述MOS管雙向數(shù)據(jù)傳輸模塊接在數(shù)據(jù)線SDA的SDA_A端和SDA_B端之間;所述第一通訊器件與第一電源 VCC_A連接,所述第二通訊器件與第二電源VCC_B連接。采用分壓模塊和MOS管雙向數(shù)據(jù)傳輸模塊代替高速隔離光耦應用,節(jié)約資源,縮小體積。
【IPC分類】G06F13-40
【公開號】CN204440388
【申請?zhí)枴緾N201420661517
【發(fā)明人】劉飛, 文鋒, 阮旭松, 龔敏明, 徐國彬
【申請人】惠州市億能電子有限公司
【公開日】2015年7月1日
【申請日】2014年11月7日