移位寄存器及其驅(qū)動(dòng)方法、驅(qū)動(dòng)電路和顯示裝置的制造方法
【技術(shù)領(lǐng)域】
[0001]本發(fā)明涉及顯示技術(shù)領(lǐng)域,尤其涉及一種移位寄存器及其驅(qū)動(dòng)方法、驅(qū)動(dòng)電路和顯示裝置。
【背景技術(shù)】
[0002]現(xiàn)有的內(nèi)嵌式觸控顯示面板分為In Cell觸控和On Cell觸控。On Cell觸控顯示面板將傳感器設(shè)置在顯示面板的外側(cè),然后貼附保護(hù)玻璃。Hybrid In Cell或者Full InCel I將傳感器設(shè)置在陣列基板側(cè),或者陣列基板和彩膜基板側(cè),然后形成顯示面板,從而實(shí)現(xiàn)觸摸功能。目前,In Cell觸控顯示面板通過掃描方式進(jìn)行數(shù)據(jù)傳輸,以實(shí)現(xiàn)觸控功能。然而,驅(qū)動(dòng)信號(hào)與觸控信號(hào)可能相互干擾,從而影響觸控功能。
【發(fā)明內(nèi)容】
[0003]為解決上述問題,本發(fā)明提供一種移位寄存器及其驅(qū)動(dòng)方法、驅(qū)動(dòng)電路和顯示裝置,用于解決現(xiàn)有技術(shù)中驅(qū)動(dòng)信號(hào)與觸控信號(hào)相互干擾,從而影響觸控功能的問題。
[0004]為此,本發(fā)明提供一種移位寄存器,包括:
[0005]上拉單元,分別與輸入端、第一電壓端、第二電壓端、第三電壓端、第二信號(hào)端、復(fù)位端、輸出端、下拉節(jié)點(diǎn)以及上拉節(jié)點(diǎn)連接,用于根據(jù)所述輸入端、所述第二信號(hào)端和所述復(fù)位端的輸入信號(hào)以及所述下拉節(jié)點(diǎn)的電位控制所述上拉節(jié)點(diǎn)的電位;
[0006]下拉單元,分別與第一信號(hào)端、第三電壓端、上拉節(jié)點(diǎn)以及下拉節(jié)點(diǎn)連接,用于根據(jù)所述第一信號(hào)端的輸入信號(hào)和所述上拉節(jié)點(diǎn)的電位控制所述下拉節(jié)點(diǎn)的電位;
[0007]輸出單元,分別與第三電壓端、第一信號(hào)端、第二信號(hào)端、輸出端、下拉節(jié)點(diǎn)以及上拉節(jié)點(diǎn)連接,用于根據(jù)所述第一信號(hào)端和所述第二信號(hào)端的輸入信號(hào)以及所述下拉節(jié)點(diǎn)和所述上拉節(jié)點(diǎn)的電位控制所述輸出端的輸出信號(hào)。
[0008]可選的,所述上拉單元包括:
[0009]輸入模塊,分別與輸入端、第一電壓端以及上拉節(jié)點(diǎn)連接,用于根據(jù)所述輸入端的輸入信號(hào)控制所述上拉節(jié)點(diǎn)的電位;
[0010]上拉模塊,分別與第三電壓端、第二信號(hào)端、輸出端、下拉節(jié)點(diǎn)以及上拉節(jié)點(diǎn)連接,用于根據(jù)所述第二信號(hào)端的輸入信號(hào)以及所述下拉節(jié)點(diǎn)的電位控制所述上拉節(jié)點(diǎn)的電位;
[0011]復(fù)位模塊,分別與第二電壓端、復(fù)位端以及上拉節(jié)點(diǎn)連接,用于根據(jù)所述復(fù)位端的輸入信號(hào)控制所述上拉節(jié)點(diǎn)的電位。
[0012]可選的,所述下拉單元包括第六晶體管和第二電容;
[0013]所述第六晶體管的柵極與所述上拉節(jié)點(diǎn)連接,所述第六晶體管的第一極與所述下拉節(jié)點(diǎn)連接,所述第六晶體管的第二極與所述第三電壓端連接;
[0014]所述第二電容并聯(lián)于所述下拉節(jié)點(diǎn)與所述第一信號(hào)端之間。
[0015]可選的,所述輸出單元包括第三晶體管、第四晶體管與第五晶體管;
[0016]所述第三晶體管的柵極與所述上拉節(jié)點(diǎn)連接,所述第三晶體管的第一極與所述第一信號(hào)端連接,所述第三晶體管的第二極與所述輸出端連接;
[0017]所述第四晶體管的柵極與所述第二信號(hào)端連接,所述第四晶體管的第一極與所述輸出端連接,所述第四晶體管的第二極與所述第三電壓端連接;
[0018]所述第五晶體管的柵極與所述下拉節(jié)點(diǎn)連接,所述第五晶體管的第一極與所述輸出端連接,所述第五晶體管的第二極與所述第三電壓端連接。
[0019]可選的,所述輸入模塊包括第一晶體管,所述第一晶體管的柵極與所述輸入端連接,所述第一晶體管的第一極與所述第一電壓端連接,所述第一晶體管的第二極與所述上拉節(jié)點(diǎn)連接。
[0020]可選的,所述復(fù)位模塊包括第二晶體管,所述第二晶體管的柵極與所述復(fù)位端連接,所述第二晶體管的第一極與所述上拉節(jié)點(diǎn)連接,所述第二晶體管的第二極與所述第二電壓端連接。
[0021]可選的,所述輸入模塊包括第二晶體管,所述第二晶體管的柵極與所述輸入端連接,所述第二晶體管的第一極與所述第一電壓端連接,所述第二晶體管的第二極與所述上拉節(jié)點(diǎn)連接。
[0022]可選的,所述復(fù)位模塊包括第一晶體管,所述第一晶體管的柵極與所述復(fù)位端連接,所述第一晶體管的第一極與所述上拉節(jié)點(diǎn)連接,所述第一晶體管的第二極與所述第二電壓端連接。
[0023]可選的,所述上拉模塊包括第七晶體管、第八晶體管、第九晶體管以及第一電容;
[0024]所述第七晶體管的柵極與所述下拉節(jié)點(diǎn)連接,所述第七晶體管的第一極與所述第三電壓端連接,所述第七晶體管的第二極與所述上拉節(jié)點(diǎn)連接;
[0025]所述第八晶體管的柵極與所述第九晶體管的第一極連接,所述第八晶體管的第一極與所述上拉節(jié)點(diǎn)連接,所述第八晶體管的第二極與所述第二信號(hào)端連接;
[0026]所述第九晶體管的柵極與所述上拉節(jié)點(diǎn)連接,所述第九晶體管的第二極與所述第二信號(hào)端連接;
[0027]所述第一電容并聯(lián)于所述上拉節(jié)點(diǎn)與所述輸出端之間。
[0028]可選的,所述上拉模塊包括第七晶體管、第八晶體管、第九晶體管、第十晶體管以及第一電容;
[0029]所述第七晶體管的柵極與所述下拉節(jié)點(diǎn)連接,所述第七晶體管的第一極與所述第三電壓端連接,所述第七晶體管的第二極與所述上拉節(jié)點(diǎn)連接;
[0030]所述第八晶體管的柵極與所述第九晶體管的第一極連接,所述第八晶體管的第一極與所述第十晶體管的第二極連接,所述第八晶體管的第二極與所述第二信號(hào)端連接;
[0031]所述第九晶體管的柵極與所述上拉節(jié)點(diǎn)連接,所述第九晶體管的第二極與所述第二信號(hào)端連接;
[0032]所述第十晶體管的柵極與所述第九晶體管的第一極連接,所述第十晶體管的第一極與所述上拉節(jié)點(diǎn)連接;
[0033]所述第一電容并聯(lián)于所述上拉節(jié)點(diǎn)與所述輸出端之間。
[0034]本發(fā)明還提供一種移位寄存器的驅(qū)動(dòng)方法,所述移位寄存器包括上述任一移位寄存器,所述第一電壓端為高電平,所述第二電壓端為低電平,所述第三電壓端為低電平,所述驅(qū)動(dòng)方法包括:
[0035]第一階段,所述第一信號(hào)端的輸入信號(hào)為低電平,所述輸入端的輸入信號(hào)為高電平,復(fù)位端的輸入信號(hào)為低電平,所述第二信號(hào)端的輸入信號(hào)為低電平;
[0036]第二階段,所述第一信號(hào)端的輸入信號(hào)為高電平,所述輸入端的輸入信號(hào)為低電平,復(fù)位端的輸入信號(hào)為低電平,所述第二信號(hào)端的輸入信號(hào)為低電平;
[0037]第三階段,所述第一信號(hào)端的輸入信號(hào)為低電平,所述輸入端的輸入信號(hào)為低電平,復(fù)位端的輸入信號(hào)為高電平,所述第二信號(hào)端的輸入信號(hào)為低電平;
[0038]第四階段,所述第一信號(hào)端的輸入信號(hào)為高電平,所述輸入端的輸入信號(hào)為低電平,復(fù)位端的輸入信號(hào)為低電平,所述第二信號(hào)端的輸入信號(hào)為低電平;
[0039]第五階段,所述第一信號(hào)端的輸入信號(hào)為低電平,所述輸入端的輸入信號(hào)為低電平,復(fù)位端的輸入信號(hào)為低電平,所述第二信號(hào)端的輸入信號(hào)為低電平。
[0040]可選的,所述第一階段與所述第二階段之間包括:
[0041]觸控階段,所述第一信號(hào)端的輸入信號(hào)為低電平,所述輸入端的輸入信號(hào)為低電平,復(fù)位端的輸入信號(hào)為低電平,所述第二信號(hào)端的輸入信號(hào)為高電平。
[0042]本發(fā)明還提供一種驅(qū)動(dòng)電路,包括多級(jí)上述任一移位寄存器;
[0043]除第一級(jí)移位寄存器之外,其余所述移位寄存器的輸入端與上一級(jí)移位寄存器的輸出端連接,所述移位寄存器的輸出端與上一級(jí)移位寄存器的復(fù)位端連接;
[0044]除最后一級(jí)移位寄存器之外,其余所述移位寄存器的輸出端與下一級(jí)移位寄存器的輸入端連接,所述移位寄存器的復(fù)位端與下一級(jí)移位寄存器的輸出端連接。
[0045]本發(fā)明還提供一種顯示裝置,包括上述驅(qū)動(dòng)電路。
[0046]本發(fā)明具有下述有益效果:
[0047]本發(fā)明提供的移位寄存器及其驅(qū)動(dòng)方法、驅(qū)動(dòng)電路和顯示裝置之中,所述移位寄存器包括上拉單元、下拉單元和輸出單元,所述上拉單元根據(jù)所述輸入端、所述第二信號(hào)端和所述復(fù)位端的輸入信號(hào)以及所述下拉節(jié)點(diǎn)的電位控制所述上拉節(jié)點(diǎn)的電位,所述下拉單元根據(jù)所述第一信號(hào)端的輸入信號(hào)和所述上拉節(jié)點(diǎn)的電位控制所述下拉節(jié)點(diǎn)的電位,所述輸出單元根據(jù)所述第一信號(hào)端和所述第二信號(hào)端的輸入信號(hào)以及所述下拉節(jié)點(diǎn)和所述上拉節(jié)點(diǎn)的電位控制所述輸出端的輸出信號(hào)。本發(fā)明提供的技術(shù)方案在觸控信號(hào)進(jìn)行傳輸時(shí),驅(qū)動(dòng)信號(hào)進(jìn)行存儲(chǔ),在觸控信號(hào)完成傳輸之后,驅(qū)動(dòng)信號(hào)繼續(xù)進(jìn)行掃描,從而避免觸控信號(hào)與驅(qū)動(dòng)信號(hào)相互干擾。因此,本發(fā)明提供的技術(shù)方案可以兼容In Cell觸控