用于d類功放芯片的上電pop聲抑制電路的制作方法
【技術(shù)領(lǐng)域】
[0001 ]本發(fā)明涉及D類功放芯片,尤其涉及一種用于D類功放芯片的上電POP聲抑制電路。
【背景技術(shù)】
[0002]如圖1所示,D類功放芯片包括前置放大器PRE和兩個(gè)輸入電容,即聯(lián)接到前置放大器PRE的正相輸入端的C+和聯(lián)接到前置放大器PRE的反相輸入端的C-,其在上電階段有個(gè)對(duì)輸入電容C+、C-充電的過程,如果不能在啟動(dòng)時(shí)間Ton內(nèi)把輸入電容C+、C-的端電壓充到前置放大器PRE的共模電壓,就有可能產(chǎn)生POP聲(即耳機(jī)或喇叭等音頻系統(tǒng)剛被打開時(shí)發(fā)出的“噗噗”聲)。
[0003]現(xiàn)有技術(shù)的用于D類功放芯片的上電POP聲抑制電路如圖1所示,包括兩路彼此對(duì)稱的電路支路,它們分別接入在前置放大器PRE的正相輸入端、反相輸入端和電容C+、C-之間,每一電路支路包括依次連接的電阻和NM0S管,啟動(dòng)信號(hào)Ton作用在每一電路支路的NM0S管的柵極。在該現(xiàn)有技術(shù)中,一般都是在啟動(dòng)時(shí)間(即啟動(dòng)信號(hào)Ton為高電平,Ton=l)內(nèi),通過把前置放大器PRE接成單位增益對(duì)輸入電容C+、C-充電,由于在充電過程中ΙΝ1+為前置放大器PRE的共模電壓,充電電流較小,因此要減小POP聲,一般都是通過增大啟動(dòng)時(shí)間Ton的方式。但這樣的方法在一些對(duì)啟動(dòng)時(shí)間Ton的最大值有限制的場(chǎng)合,就不適用了。
[0004]因此,本領(lǐng)域的技術(shù)人員致力于開發(fā)一種用于D類功放芯片的上電POP聲抑制電路,在啟動(dòng)時(shí)間較短的情況下也能很好的抑制上電POP聲。
【發(fā)明內(nèi)容】
[0005]為實(shí)現(xiàn)上述目的,本發(fā)明提供了一種用于D類功放芯片的上電POP聲抑制電路,所述D類功放芯片包括前置放大器、聯(lián)接到所述前置放大器的正相輸入端的第一電容和聯(lián)接到所述前置放大器的反相輸入端的第二電容,其特征在于,用于D類功放芯片的上電POP聲抑制電路包括連接在所述前置放大器的正相輸入端和所述第一電容之間的第一電路支路以及連接在所述前置放大器的反相輸入端和所述第二電容之間的第二電路支路;所述第一電路支路和所述第二點(diǎn)路支路彼此對(duì)稱;
[0006]所述第一電路支路與電源電壓相連,包括連接在所述前置放大器的正相輸入端和所述第一電容之間的第一開關(guān)管,所述第一開關(guān)管接受來(lái)自外界的啟動(dòng)信號(hào)以控制所述前置放大器的正相輸入端和所述第一電容之間的導(dǎo)通與否;所述第一電路支路還接受來(lái)自外界的控制信號(hào)以在所述控制信號(hào)的控制下將所述第一電容的端電壓與所述前置放大器的共模電壓進(jìn)行比較,以及在獲得的比較結(jié)果為所述第一電容的端電壓低于所述共模電壓時(shí)使所述電源電壓對(duì)所述第一電容充電,并在;
[0007]所述第二電路支路與所述電源電壓相連,包括連接在所述前置放大器的反相輸入端和所述第二電容之間的第二開關(guān)管,所述第二開關(guān)管接受所述啟動(dòng)信號(hào)以控制所述前置放大器的反相輸入端和所述第二電容之間的導(dǎo)通與否;所述第二電路支路還接受所述控制信號(hào)以在所述控制信號(hào)的控制下將所述第二電容的端電壓與所述前置放大器的所述共模電壓進(jìn)行比較,以及在獲得的比較結(jié)果為所述第二電容的端電壓低于所述共模電壓時(shí)使所述電源電壓對(duì)所述第二電容充電。
[0008]進(jìn)一步地,所述第一開關(guān)管為第一匪0S管,所述第一匪0S管的源極連接到所述前置放大器的正相輸入端,漏極連接到所述第一電容的一個(gè)極板;所述第二開關(guān)管為第二匪0S管,所述第二 NM0S管的源極連接到所述前置放大器的反相輸入端,漏極連接到所述第二電容的一個(gè)極板;所述啟動(dòng)信號(hào)作用在所述第一 NM0S管和所述第二 NM0S管的柵極上;
[0009]所述第一電容的端電壓為所述第一電容的所述極板上的電壓,所述第二電容的端電壓為所述第二電容的所述極板上的電壓。
[0010]進(jìn)一步地,所述控制信號(hào)為時(shí)鐘信號(hào);當(dāng)所述第一、第二電路支路接受到所述時(shí)鐘信號(hào)是高電平時(shí),將所述第一、第二電容的端電壓與所述前置放大器的共模電壓進(jìn)行比較;當(dāng)所述第一、第二電路支路接受到所述時(shí)鐘信號(hào)是低電平且之前獲得的比較結(jié)果為所述第一、第二電容的端電壓低于所述共模電壓時(shí),使所述電源電壓對(duì)所述第一、第二電容充電。
[0011]進(jìn)一步地,所述第一電路支路還包括第一 PM0S管,所述第一 PM0S管的源極連接到所述電源電壓,漏極連接到所述第一電容的所述極板,通過所述第一 PM0S管的通斷控制所述電源電壓對(duì)所述第一電容的充電與否;所述第二電路支路還包括第二 PM0S管,所述第二PM0S管的源極連接到所述電源電壓,和所述第二電容之間以控制所述電源電壓對(duì)所述第二電容的充電與否。
[0012]進(jìn)一步地,所述第一電路支路還包括第一比較器和第三匪0S管,所述共模電壓輸入所述第一比較器的反相輸入端,所述第三NM0S管連接在所述第一電容和所述第一比較器的正相輸入端之間以控制兩者之間的導(dǎo)通與否;所述第二電路支路還包括第二比較器和第四匪0S管,所述共模電壓輸入所述第二比較器的反相輸入端,所述第四NM0S管連接在所述第二電容和所述第二比較器的正相輸入端之間以控制兩者之間的導(dǎo)通與否。
[0013]進(jìn)一步地,所述第一電路支路還包括三輸入的第一與非門、第一反相器和第三反相器,所述時(shí)鐘信號(hào)輸入所述第一與非門的第一輸入端,所述第一比較器的輸出端經(jīng)過所述第一反相器連接到所述第一與非門的第二輸入端,所述啟動(dòng)信號(hào)經(jīng)過所述第三反相器輸入所述第一與非門的第三輸入端,所述第一與非門的輸出端連接到所述第一 PM0S管的柵極和所述第三NM0S管的柵極;所述第三匪0S管的源極連接到所述第一比較器的正向輸入端,漏極連接到所述第一電容的所述極板;
[0014]所述第二電路支路還包括三輸入的第二與非門、第二反相器和第四反相器,所述時(shí)鐘信號(hào)輸入所述第二與非門的第一輸入端,所述第二比較器的輸出端經(jīng)過所述第二反相器連接到所述第二與非門的第二輸入端,所述啟動(dòng)信號(hào)經(jīng)過所述第四反相器輸入所述第二與非門的第三輸入端,所述第二與非門的輸出端連接到所述第二 PM0S管的柵極和所述第四W0S管的柵極;所述第四匪0S管的源極連接到所述第二比較器的正向輸入端,漏極連接到所述第二電容的所述極板。
[0015]進(jìn)一步地,所述第一電路支路還包括第五反相器和第五匪0S管,所述第一與非門的輸出端經(jīng)過所述第五反相器連接到所述第五NM0S管的柵極,所述第五NM0S管的漏極連接到所述第一比較器的正向輸入端,所述第五NM0S管的源極接地;所述第二電路支路還包括第六反相器和第六NM0S管,所述第二與非門的輸出端經(jīng)過所述第六反相器連接到所述第六匪0S管的柵極,所述第六匪0S管的漏極連接到所述第二比較器的正向輸入端,所述第六NMOS管的源極接地。
[0016]在本發(fā)明的較佳實(shí)施方式中,提供了一種用于D類功放芯片的上電POP聲抑制電路,包括彼此對(duì)稱的第一電路支路和第二電路支路,每個(gè)電路支路皆包括一個(gè)三輸入的與非門、一個(gè)比較器、一個(gè)P0MS管、三個(gè)NM0S管和三個(gè)反相器。第一電路支路連接在D類功放芯片的前置放大器的正相輸入端和第一電容的一個(gè)極板之間,在啟動(dòng)信號(hào)和控制信號(hào)的作用下檢測(cè)第一電容該極板上的電壓是否低于前置放大器的共模電壓,并在檢測(cè)結(jié)果為是的情況下使電源電壓對(duì)第一電容充電;第二電路支路連接在D類功放芯片的前置放大器的反相輸入端和第二電容的一個(gè)極板之間,在啟動(dòng)信號(hào)和控制信號(hào)的作用下檢測(cè)第二電容該極板上的電壓是否低于前置放大器的共模電壓,并在檢測(cè)結(jié)果為是的情況下使電源電壓對(duì)第二電容充電。由此,本發(fā)明的用于D類功放芯片的上電POP聲抑制電路能夠在D類功放芯片上電階段實(shí)現(xiàn)大電流對(duì)輸入電容(即第一、第二電容)充電,這樣,即使啟動(dòng)時(shí)間較短也能很好的抑制上電POP聲。
[0017]以下將結(jié)合附圖對(duì)本發(fā)明的構(gòu)思、具體結(jié)構(gòu)及產(chǎn)生的技術(shù)效果作進(jìn)一步說(shuō)明,以充分地了解本發(fā)明的目的、特征和效果。
【附圖說(shuō)明】
[0018]圖1顯示了現(xiàn)有技術(shù)的用于D類功放芯片的上電POP聲抑制電路。
[0019]圖2顯示了本發(fā)明的用于D類功放芯片的上電POP聲抑制電路。
【具體實(shí)施方式】
[0020]如圖2所示,本發(fā)明的用于D類功放芯片的上電POP聲抑制電路包括兩個(gè)對(duì)稱的電路支路,即第一電路支路10和第二電路支路20。其中,第一電路支路10連接在D類功放芯片的前置放大器PRE的正相輸入端和第一電容C1的一個(gè)極板之間,第二電路支路20連接在D類功放芯片的前置放大器PRE的反相輸入端和第二電容C2的一個(gè)極板之間,第一電容C1和第二電容C2是該D類功放芯片的輸入電容。
[0021]第一電路支路10和第二電路支路20皆包括一個(gè)三輸入的與非門、一個(gè)比較器、一個(gè)P0MS管、三個(gè)NM0S管和三個(gè)反相器,其中第一電路支路10中的與非門是第一與非門,比較器是第一比較器CMP1,PM0S管是第一 PM0S管MP1,三個(gè)匪0S管是第一、第三和第五匪0S管麗1、麗3和麗5,三個(gè)反相器是第一、第三和第五反相器;第二電路支路20中的與非門是第二與非門,比較器是第二比較器CMP2,PM0S管是第二PM0S管MP2,三個(gè)NM0S管是第二、第四和第六NM0S管麗2、麗4和麗6,三個(gè)反相器是第二、第四和第六反相器。由于第一電路支路10和第二電路支路20是彼此對(duì)稱的兩個(gè)電路,以下以第一電路支路10為例,描述其中的各個(gè)元件的連接關(guān)系。
[0022 ] 如圖2所示,在第一電路支路10中,第一 PM0S管MP1的源極連接到電源電壓,漏極與第一電容C1的該極板相連,柵極連接到第一與非門的輸出端;第一 NM0S管MN1的源極連接到前置放大器PRE的正相輸入端,漏極與第一電容C1的該極板相連,柵極用于接受啟動(dòng)信號(hào)Ton;第三匪0S管麗3的源極連接到第一比較器CMP1的正相輸入端,漏極與第一電容C1的該極板相連,柵極連接到第一與非門的輸出端;第五匪0S管MN5的源極接地,漏極連接到第一比較器的正相輸入端,柵極與第五反相器的輸出端相連;第一比較器CMP1的反向輸入端用于接受前置放大器的共模電壓PRE_COMMON,第一比較器CMP1的輸出端與第一反相器的輸入端相連,第一反相器的輸出端連接到第一與非門的第二輸入端;第二反相器的輸入端接受上述的啟動(dòng)信號(hào)Ton,輸出端連接到第一與非門的第三輸入端;第一與非門的第一輸入端用于接受來(lái)自外界的控制信號(hào),本實(shí)施例中該控制信號(hào)是時(shí)鐘信號(hào)CLK。
[0023]第二電路支路20中各